cmos电平(cmos接地是输出高电平吗)

cmos电平(cmos接地是输出高电平吗)

Cmos电平(cmos接地是输出高电平吗?)

在设计中,我们经常会遇到很多需要转换的信号电平,因为不同设备之间通信的前提是保证信号电平一致,这就需要了解不同信号的电平标准。

在了解有哪些等级标准之前,我们先了解一些基本概念:

输入高电平(Vih):逻辑门输入为高电平时允许的最小输入高电平。当输入电平高于Vih时,输入电平被视为高电平。

低输入电平(Vil):逻辑门输入为低电平时允许的最大低输入电平。当输入电平低于Vil时,认为输入电平低。

输出高电平(Voh):保证逻辑门输出为高电平时输出电平的最小值,逻辑门输出为高电平时的电平值必须大于这个Voh。

输出低电平(vol):保证逻辑门输出为低电平时输出电平的最大值,逻辑门输出为低电平时的电平值必须小于该Vol。

阈值电平(Vt):所有数字电路芯片都有一个阈值电平,即电路刚刚翻转时的电平。

最常见的是TTL和CMOS电平。

我们先来了解一下他们的标准。

晶体管-晶体管逻辑晶体管结构。

VCC:5V;

VOH。=2.4V,VOL & lt=0.4V

VIH。=2V,VIL & lt;=0.8V

因为2.4V和5V之间还有很多空的松弛,不利于提高噪声容限,而且会白白增加系统功耗,影响速度,所以有一部分被切断了,也就是后来的LVTTL。

今日头条原创:卧龙汇IT科技。

LVTTL分为LVTTL(低压TTL)的3.3V、2.5V和更低的电压。

同理,LVCMOS分为3.3V、2.5V和更低电压的LVCOMS(低压COMS)。

圈子封面卧龙会电子技术学习圈圈主:卧深圳生活网龙会IT技术46成员进入圈子卧龙汇电子科技学习圈主:烈深圳生活网龙俱乐部IT科技46名会员入圈。

使用TTL时的注意事项。

一般TTL电平过冲会比较严重,开始可以串联22欧姆或33欧姆电阻。当TTL电平输入引脚悬空空时,它在内部被视为高电平。如果要下拉,应该以1k以下的电阻下拉。TTL输出不能驱动CMOS输入,但CMOS电平可以驱动TTL电平。

科普:电路中有哪些常见的电平标准?除了TTL,CMOS,你还知道哪些

一些特殊的水平。

除了以上两个级别,RS232和RS485级别的标准也是我们电子工程师需要掌握的知识。

RS232电平也叫串口电平,电平标准采用负逻辑,用-15V~-3V表示1,+3V~+15V表示0。(RS232是通信标准)这个级别的优点是容错性大空和抗干扰能力强。

RS485标准是为了弥补RS232通信距离短、速度慢的缺点而创建的。RS485液位采用差动传输的液位方式;所谓差分传输,是指发送端在两条信号线上传输幅度相等、相位相反的电信号,接收端将深圳生活网接收到的两条线信号相减,从而得到幅度加倍的信号。

RS485上的两条线定义为a和b;将逻辑1(正逻辑电平)定义为b >: A状态,逻辑0(负逻辑电平)为a >: B,A和B的压差不小于200mV。

除了TTL、CMOS、RS23深圳生活网2、RS485,还有很多其他级别,比如LVPECL、LVDS、HCLS等差分级别。我们先来看看它们的内部结构。

HCSL级内部结构:

科普:电路中有哪些常见的电平标准?除了TTL,CMOS,你还知道哪些

LVDS级内部结构:

科普:电路中有哪些常见的电平标准?除了TTL,CMOS,你还知道哪些

如果你对其他级差感兴趣,我会再写一篇文章详细讲解。

原文:卧龙社-于景龙。

以上就是由优质生活领域创作者 深圳生活网小编 整理编辑的,如果觉得有帮助欢迎收藏转发~

分享到 :
相关推荐

Leave a Reply

Your email address will not be published.